數(shù)字電子技術(shù)基礎(chǔ)(第三版)
定 價(jià):38 元
- 作者:侯建軍 主編
- 出版時(shí)間:2015/12/1
- ISBN:9787040437966
- 出 版 社:高等教育出版社
- 中圖法分類:TN79
- 頁碼:391
- 紙張:膠版紙
- 版次:3
- 開本:16開
侯建軍主編的《數(shù)字電子技術(shù)基礎(chǔ)(第3版教育部高等學(xué)校電子電氣基礎(chǔ)課程教學(xué)指導(dǎo)分委員會(huì)推薦教材)》為“十二五”普通高等教育本科***規(guī)劃教材。本書以數(shù)字邏輯為基礎(chǔ).系統(tǒng)分析為橋粱,系統(tǒng)綜合為目的,全面介紹數(shù)字電路的基本理論、分析方法、綜合方法和實(shí)際應(yīng)用。本書共分九章,第一章介紹數(shù)字邏輯的表示方法、布爾代數(shù)以及邏輯化簡的基本方法;第二至五章分別討論典型集成電路的基本工作原理及外特性、組合及時(shí)序電路的分析、設(shè)計(jì)方法和各種中規(guī)模邏輯模塊的應(yīng)用;第六童介紹典型中、大規(guī)模集成電路,高密度可編程邏輯器件及實(shí)用可編程門陣列的原理、組成,同時(shí)介紹了應(yīng)用這些元件實(shí)現(xiàn)數(shù)字電路的方法;第七、八章介紹A,D和D/A轉(zhuǎn)換器和脈沖電路;*后一章介紹數(shù)字系統(tǒng)設(shè)計(jì)方法,并給出了數(shù)字系統(tǒng)設(shè)計(jì)實(shí)例。
本書第一版2003年被列為高等教育百門精品課程教材建設(shè)計(jì)劃立項(xiàng)研究項(xiàng)目,2004年被評(píng)為北京市高等教育精品教材。本書第二版被列為普通高等教育“ 十一五”第一規(guī)劃教材。教材內(nèi)容新穎、概念清楚、實(shí)踐性強(qiáng),在體現(xiàn)科學(xué)性、先進(jìn)性和系統(tǒng)性方面具有特色。此外,書中附有大量圖表和應(yīng)用實(shí)例,便于自學(xué),章末附有自我檢測(cè)、思考題和習(xí)題,利于讀者鞏固和綜合運(yùn)用所學(xué)知識(shí)。
本書可作為高等學(xué)校自動(dòng)化類、電氣類、電子信息類和計(jì)算機(jī)類等專業(yè)的大字本科教材,同時(shí)也可作為從事電路設(shè)計(jì)、通信工程及計(jì)算機(jī)等專業(yè)廣大科技工作者的參考用書。
第一章 數(shù)字邏輯基礎(chǔ)
第一節(jié) 數(shù)制與編碼
第二節(jié) 邏輯代數(shù)基礎(chǔ)
第三節(jié) 邏輯函數(shù)的標(biāo)準(zhǔn)形式
第四節(jié) 邏輯函數(shù)的化簡
小結(jié)
名詞解釋
自我檢測(cè)
思考題
習(xí)題
第二章 邏輯門電路
第一節(jié) 標(biāo)準(zhǔn)TTL與非門
第二節(jié) 其他類型TTL門電路
第三節(jié) ECL邏輯門電路
第四節(jié) I2L邏輯門電路
第五節(jié) NMOS邏輯門電路
第六節(jié) cM0s邏輯門電路
第七節(jié) 邏輯門的接口電路
小結(jié)
名詞解釋
自我檢測(cè)
思考題
習(xí)題
第三章 組合邏輯電路
第一節(jié) 組合邏輯電路的分析與設(shè)計(jì)
第二節(jié) 組合邏輯電路中的競爭與冒險(xiǎn)
第三節(jié) 超高速集成電路硬件描述語言VHDL
第四節(jié) 組合邏輯電路模塊及其應(yīng)用
小結(jié)
名詞解釋
自我檢測(cè)
思考題
習(xí)題
第四章 時(shí)序邏輯電路
第一節(jié) 鎖存器與觸發(fā)器
第二節(jié) 時(shí)序邏輯電路概述
第三節(jié) 同步時(shí)序邏輯電路的分析
第四節(jié) 同步時(shí)序邏輯電路的設(shè)計(jì)
第五節(jié) 異步時(shí)序邏輯電路
小結(jié)
名詞解釋
自我檢測(cè)
思考題
習(xí)題
第五章 常用時(shí)序集成電路模塊及其應(yīng)用
第一節(jié) 計(jì)數(shù)器
第二節(jié) 寄存器與移位寄存器
第三節(jié) 序列信號(hào)發(fā)生器
第四節(jié) 時(shí)序模塊的應(yīng)用
小結(jié)
名詞解釋
自我檢測(cè)
思考題
習(xí)題
第六章 可編程邏輯器件PLD
第一節(jié) 可編程邏輯器件PLD概述
第二節(jié) 可編程邏輯器件PLD編程單元
第三節(jié) 可編程只讀存儲(chǔ)器PROM和可編程邏輯陣列PLA
第四節(jié) 可編程陣列邏輯PAL器件和通用陣列邏輯GAL器件
第五節(jié) 高密度可編程邏輯器件HDPLD原理及應(yīng)用
第六節(jié) 現(xiàn)場(chǎng)可編程門陣列FPGA
第七節(jié) 隨機(jī)存取存儲(chǔ)器RAM
小結(jié)
名詞解釋
自我檢測(cè)
思考題
習(xí)題
第七章 D/A轉(zhuǎn)換器和A,D轉(zhuǎn)換器
第一節(jié) D/A轉(zhuǎn)換和A/D轉(zhuǎn)換的基本原理
第二節(jié) D/A轉(zhuǎn)換器
第三節(jié) A/D轉(zhuǎn)換器
小結(jié)
名詞解釋
自我檢測(cè)
思考題
習(xí)題
第八章 脈沖產(chǎn)生與整形
第一節(jié) 波形變換電路
第二節(jié) 脈沖產(chǎn)生電路
第三節(jié) 施密特觸發(fā)器
第四節(jié) 集成定時(shí)器
小結(jié)
名詞解釋
自我檢測(cè)
思考題
習(xí)題
第九章 數(shù)字系統(tǒng)設(shè)計(jì)
第一節(jié) 數(shù)字系統(tǒng)設(shè)計(jì)概述
第二節(jié) ASM圖、MDS圖以及ASM圖至MDS圖的轉(zhuǎn)換
第三節(jié) 數(shù)字密碼引爆器系統(tǒng)設(shè)計(jì)
第四節(jié) 數(shù)字系統(tǒng)設(shè)計(jì)實(shí)例
小結(jié)
名詞解釋
自我檢測(cè)
思考題
習(xí)題
參考文獻(xiàn)