數(shù)字電子技術/高等學校信息工程類“十二五”規(guī)劃教材
定 價:30 元
- 作者:勞有蘭,王翠蓮 編
- 出版時間:2013/9/1
- ISBN:9787560631738
- 出 版 社:西安電子科技大學出版社
- 中圖法分類:TN79
- 頁碼:272
- 紙張:膠版紙
- 版次:1
- 開本:16開
《數(shù)字電子技術/高等學校信息工程類“十二五”規(guī)劃教材》內容主要包括:數(shù)制與編碼、邏輯代數(shù)、組合邏輯電路、時序邏輯電路、脈沖波形的產(chǎn)生與變換、可編程邏輯電路、D/A轉換器與A/D轉換器、VHDL硬件描述語言。
《數(shù)字電子技術/高等學校信息工程類“十二五”規(guī)劃教材》可作為高等學校本科電氣信息類、計算機類、自動化機電類等專業(yè)“數(shù)字電路”和“電子技術基礎”等數(shù)字電子基礎課程的教材,也可作為有關技術人員的參考用書。
第1章 數(shù)制與編碼
1.1 緒論
1.1.1 模擬電子技術和數(shù)字電子技術
1.1.2 數(shù)字電路的發(fā)展趨勢與分類
1.1.3 數(shù)字電路的特點
1.2 數(shù)制及其轉換
1.2.1 進位計數(shù)制
1.2.2 進位計數(shù)制的相互轉換
1.2.3 原碼、反碼與補碼
1.3 編碼
1.3.1 二進制編碼
1.3.2 二十進制編碼
1.3.3 字符編碼
本章小結
思考與練習題
第2章 邏輯代數(shù)
2.1 概述
2.1.1 邏輯函數(shù)的基本概念
2.1.2 邏輯函數(shù)的表示方法
2.2 基本邏輯運算
2.2.1 基本與、或、非運算
2.2.2 復合邏輯運算
2.3 邏輯代數(shù)的基本定律
2.4 邏輯函數(shù)的標準形式
2.5 邏輯函數(shù)的幾種表示方法間的相互轉換
2.6 邏輯函數(shù)的化簡
2.6.1 邏輯函數(shù)最簡的概念
2.6.2 代數(shù)化簡邏輯函數(shù)
2.6.3 邏輯函數(shù)的卡諾圖化簡法 (29)
本章小結
思考與練習題
第3章 組合邏輯電路
3.1 集成邏輯門
3.1.1 TTL邏輯門電路
3.1.2 TTL集成邏輯門電路
3.1.3 CMOS集成邏輯門電路
3.1.4 CMOS數(shù)字集成電路的特點與系列
3.1.5 TTL電路和CMOS電路的接口
3.2 組合邏輯電路的分析與設計
3.2.1 組合邏輯電路概述
3.2.2 組合邏輯電路的分析
3.2.3 組合邏輯電路設計
3.3 組合邏輯模塊及其應用
3.3.1 編碼器
3.3.2 譯碼器
3.3.3 數(shù)據(jù)分配器
3.3.4 數(shù)據(jù)選擇器
3.3.5 算術運算電路
3.3.6 一位數(shù)值比較器
3.4 組合邏輯電路中的競爭冒險
3.4.1 產(chǎn)生競爭冒險的原因
3.4.2 競爭冒險的判斷
3.4.3 消去競爭冒險的方法
本章小結
思考與練習題
第4章 時序邏輯電路
4.1 時序邏輯電路的基本概念
4.2 觸發(fā)器
4.2.1 基本RS觸發(fā)器
4.2.2 同步觸發(fā)器
4.2.3 主從觸發(fā)器
4.2.4 主從JK觸發(fā)器
4.2.5 邊沿觸發(fā)器
4.2.6 不同功能觸發(fā)器間的相互轉換
4.3 時序邏輯電路的分析方法
4.3.1 同步時序邏輯電路分析舉例
4.3.2 異步時序邏輯電路分析舉例
4.4 寄存器
4.4.1 數(shù)碼寄存器
4.4.2 移位寄存器
4.4.3 集成寄存器74LS175、 74LS194
4.5 計數(shù)器
4.5.1 二進制計數(shù)器
4.5.2 非二進制計數(shù)器
4.5.3 集成計數(shù)器
4.6 同步時序邏輯電路的設計方法
本章小結
思考與練習題
第5章 脈沖波形的產(chǎn)生與變換
5.1 概述
5.2 施密特觸發(fā)器
5.2.1 用門電路構成的施密特觸發(fā)器
5.2.2 施密特觸發(fā)器的典型應用
5.3 單穩(wěn)態(tài)觸發(fā)器
5.3.1 單穩(wěn)態(tài)觸發(fā)器的基本特點
5.3.2 用門電路構成的單穩(wěn)態(tài)觸發(fā)器
5.4 多諧振蕩器
5.4.1 多諧振蕩器的基本特點
5.4.2 用門電路構成的多諧振蕩器
5.4.3 用施密特觸發(fā)器構成的多諧振蕩器
5.4.4 用石英晶體構成的多諧振蕩器
5.5 555定時器及其應用
5.5.1 555定時器的內部結構
5.5.2 555定時器的工作原理
5.5.3 用555定時器構成的單穩(wěn)態(tài)觸發(fā)器
5.5.4 用555定時器構成的多諧振蕩器
5.5.5 用555定時器構成的施密特觸發(fā)器
本章小結
思考與練習題
第6章 可編程邏輯電路
6.1 概述
6.2 RAM隨機讀/寫存儲器
6.2.1 RAM的結構
6.2.2 RAM的存儲元
6.2.3 RAM存儲容量的擴充
6.3 只讀存儲器
6.3.1 ROM的分類
6.3.2 ROM的結構與工作原理
6.3.3 ROM應用舉例
6.4 現(xiàn)場可編程邏輯陣列FPLA
6.5 通用陣列邏輯GAL
6.5.1 GAL器件的分類和主要參數(shù)
6.5.2 GAL器件的基本結構
6.6 現(xiàn)場可編程門陣列(FPGA)
本章小結
思考與練習題
第7章 D/A轉換器與A/D轉換器
7.1 概述
7.2 D/A轉換器
7.2.1 權電阻網(wǎng)絡D/A轉換器
7.2.2 倒T型電阻網(wǎng)絡D/A轉換器
7.2.3 權電流型D/A轉換器
7.2.4 具有雙極性輸出的D/A轉換器
7.2.5 D/A轉換器的主要技術指標
7.3 模擬量到數(shù)字量的轉換(A/D)
7.3.1 模/數(shù)轉換的基本概念
7.3.2 并聯(lián)比較型A/D轉換器
7.3.3 逐次逼近型A/D轉換器
7.3.4 雙積分型A/D轉換器
7.3.5 A/D轉換器的主要技術指標
本章小結
思考與練習題
第8章 VHDL硬件描述語言
8.1 EDA概述
8.1.1 EDA技術及其特點
8.1.2 EDA設計方法
8.1.3 EDA軟件設計開發(fā)工具
8.1.4 VHDL硬件描述語言
8.2 VHDL的程序結構
8.2.1 實體
8.2.2 結構體
8.2.3 庫
8.2.4 程序包
8.2.5 配置
8.3 VHDL的常用語句
8.3.1 VHDL順序語句
8.3.2 VHDL并行語句
8.4 VHDL設計案例
8.4.1 汽車尾燈控制電路設計
8.4.2 8位串行數(shù)字密碼鎖設計
8.4.3 2FSK的數(shù)字調制設計
8.4.4 郵票自動售票機設計
本章小結
思考與練習題
參考文獻